首页> 外文OA文献 >A 53-nW 9.1-ENOB 1-kS/s SAR ADC in 0.13-μm CMOS for Medical Implant Devices
【2h】

A 53-nW 9.1-ENOB 1-kS/s SAR ADC in 0.13-μm CMOS for Medical Implant Devices

机译:用于医疗植入设备的0.13μmCMOS的53nW 9.1-ENOB 1-kS / s SAR ADC

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

This paper describes an ultra-low power SAR ADC for medical implant devices. To achieve the nano-watt range power consumption, an ultra-low power design strategy has been utilized, imposing maximum simplicity on the ADC architecture, low transistor count and matched capacitive DAC with a switching scheme which results in full-range sampling without switch boot-strapping and extra reset voltage. Furthermore, a dual-supply voltage scheme allows the SAR logic to operate at 0.4 V, reducing the overall power consumption of the ADC by 15% without any loss in performance. The ADC was fabricated in 0.13-mu m CMOS. In dual-supply mode (1.0 V for analog and 0.4 V for digital), the ADC consumes 53 nW at a sampling rate of 1 kS/s and achieves the ENOB of 9.1 bits. The leakage power constitutes 25% of the 53-nW total power.
机译:本文介绍了一种用于医疗植入设备的超低功耗SAR ADC。为了实现纳瓦范围的功耗,已采用了超低功耗设计策略,从而在ADC架构,低晶体管数和匹配电容性DAC方面实现了最大程度的简化,其开关方案可实现全范围采样而无需开关启动带和额外的复位电压。此外,双电源电压方案允许SAR逻辑在0.4V的电压下工作,从而将ADC的总功耗降低了15%,而性能没有任何损失。 ADC是在0.13μmCMOS中制成的。在双电源模式下(模拟电源为1.0 V,数字电源为0.4 V),ADC以1 kS / s的采样速率消耗53 nW的功率,并实现9.1位的ENOB。泄漏功率占53nW总功率的25%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号